Produits & IP

Bookmark and Share

 Le catalogue de Maya Technologies comprend les produits et blocs IP suivants :

MayaNet

MayaNet est un framework permettant la mise en réseau sécurisée de tout type d’objets connectés, quel que soit leur OS. MayaNet est une couche d’abstraction réseau supportant tout type d’appareils communicants, sécurisée et simple à mettre en œuvre. Il vise les marchés du SmartHome, de l’e-santé (SmartHealth), des Transports et du SmartCity. En savoir plus…

 

Bus de communication 1553 :

La cellule MYA-1553-RM2 navigue au-dessus de nos têtes dans de nombreux satellites… et depuis peu dans un avion de chasse de renommée mondiale ! En savoir plus…

 

Convertisseur Analogique-Numérique ADC :

L’IP MT-ADC-14 est un ADC faible consommation, d’une résolution de 14 bits, utilisant une architecture pipeline avec étages d’amplification MDAC et un étage final de conversion Flash.

Une première version de l’ADC a été implémentée en technologie XFAB 0.35 µm pour validation, et cette IP est conçue pour pouvoir être migrée dans diverses configurations et technologies, selon les demandes de nos clients. En savoir plus…

 

LVDS :

Les liens du type « Low Voltage Differential Switching » (LVDS) ont de multiples atouts pour les connexions rapides sur courtes et moyennes distances ; jusqu’à quelque mètres de câbles. Etant des liens différentiels et vu que les deux conducteurs sont adjacents ils amènent l’avantage d’une bonne immunité aux effets de bruit et de diaphonie ; chacun des conducteurs subit les mêmes effets et donc ces effets sur le mode commun sont annulés.

L’IP LVDS de Maya Technologies est composée de 3 blocs d’interface LVDS : 1 bloc LVDS transmitter, 1 bloc LVDS receiver et 1 bloc LVDS référence.

Une première version de l’IP LVDS a été implémentée en technologie XFAB 0.35 µm pour validation, et cette IP est conçue pour pouvoir être migrée dans diverses technologies, selon les demandes de nos clients.

 

Flot de Modélisation IBIS :

Maya Technologies a développé un flot de modélisation selon le standard IBIS v3.2 pour des librairies de cellules standard buffers : Input, Output, IO, 3-State, Output Open Drain, Output Open Source, IO Open Drain, IO Open Source (ECL, Terminator, Series and Fully Differential IO modeling under development)

Ces modèles sont fournis avec un rapport de qualité avec le résultat des tests de comparaison entre les simulations de type Spice et Ibis. Nous pouvons également fournir un modèle IBIS complet incluant le package RLC et le mapping PAD/BALL correspondant sur demande. En savoir plus…